+86 21 34616270
info@sitchip.com
徐汇区裕德路168号徐汇商务大厦619室
  • 关于芯桥
  • 新闻
  • 解决方案
  • 产品
    • Synopsys
      • Galaxy平台
      • Design Ware IP
      • Discovery平台
      • System-level Design & Analysis
    • CEVA
    • Arteris
    • VeriSilicon
    • Vivante
    • SILEXICA
  • 服务与培训
    • 专业服务
    • 培训安排
  • 合作伙伴
    • Synopsys
    • CEVA
    • Arteris
    • VeriSilicon
    • Vivante
    • SILEXICA
  • 人才招聘
  • 联系我们
  • About SIT

SiVL Lithography Rule Check

首页 产品 Synopsys Design for Manufacturing SiVL Lithography Rule Check

(SiVL光刻规则检查)

 

设计验证过程的观念必须进行转换,以确保亚波长电路布局能够流片成功。通过SiVL硅片与设计布局光刻规则检查(LRC)工具,能够快速准确的保证生产出的具有亚波长几何尺寸电路的硅片实现原始设计布局希望达到的功能。
SiVL-LRC是实现集成电路的可制造性设计的工具,用于验证亚波长电路布局与硅片上的仿真结果。SiVL-LRC工具读取电路布局并模拟光刻工艺效 应,其中包括光学效应和光阻效应。然后,对模拟的“硅片图形”与原始电路布局进行比较,汇报误差超出的区域。SiVL-LRC能够保证集成电路布局的完整 性,及通过与模拟的硅片结果的比较保证亚波长掩模设计的准确性。这有助于确保所生产出来的集成电路能够按预期性能正常工作。SiVL-LRC采用了高性 能、高精度的仿真引擎来验证是否某一布局能够生产出正确的芯片产品。

主要优点:

  • 根据可制造性和性能方面的要求,通过优化光学近似纠正(OPC)结构来节省时间和成本
  • 无需等到硅片结果,便可为客户提供光学近似纠正的效果
  • 降低掩模复杂程度,确保更快的设计时间,减少成本高昂的掩模组
  • 确保解析度提高技术的完成

近期文章

  • Synopsys推进虚拟原型技术可支持系统和半导体供应链合作缔造下一代SoC
  • 展讯公司采用Synopsys的ZeBu Server硬件加速器作为其高级移动SoC的标准化开发平台
  • Socionext使用Synopsys TetraMAX II加快测试向量生成并降低测试成本
  • 2016 Synopsys SNUG China(上海站)五月隆重开幕【欢迎报名】
  • Silexica 诚邀您共同迎接多核技术挑战
  • Synopsys SIT Silicon to Software成都研讨会
  • Synopsys推出高性能嵌入式视觉处理器IP
  • Ramon 公司采用CEVA DSP 核 设计空间应用抗核辐照高性能并行处理器
  • Synopsys推出高性能嵌入式视觉处理器IP
  • 新思科技Synopsys虚拟原型设计专著发行超3000本,读者覆盖超1000家公司


上海芯桥信息技术有限公司 SiT (Shanghai) Co., LTD
沪ICP备12038304号