+86 21 34616270
info@sitchip.com
徐汇区裕德路168号徐汇商务大厦619室
  • 关于芯桥
  • 新闻
  • 解决方案
  • 产品
    • Synopsys
      • Galaxy平台
      • Design Ware IP
      • Discovery平台
      • System-level Design & Analysis
    • CEVA
    • Arteris
    • VeriSilicon
    • Vivante
    • SILEXICA
  • 服务与培训
    • 专业服务
    • 培训安排
  • 合作伙伴
    • Synopsys
    • CEVA
    • Arteris
    • VeriSilicon
    • Vivante
    • SILEXICA
  • 人才招聘
  • 联系我们
  • About SIT

Cosmos

首页 产品 Synopsys Discovery平台 Formality Mixed-Signal Cosmos

一些重要的设计特别是系统级芯片的设计中,包括了全定制混合信号和模拟电路设计。这些SoC芯片设计除了需要利用标准单元库完成综合,自动布局布线的数字 电路设计以外,由于大部分设计中包含模拟或混合信号电路设计内容,对于这部分电路的高精度的设计要求,需要通过Cosmos的原理图,版图设计环境完成原 理图编辑,自动或全手工版图布局,布线工作。

主要优点:

  • 采用Synopsys的通用数据库Milkyway TM,设计时间不会浪费在进行GDSII输入,输出的数据格式转换上
  • Cosmos的SDL(原理图到版图的自动转换)功能,可将原理图进行自动布局布线,自动完成版图编辑工作
  • 内建DRC检查功能,在原理图到版图转换中自动DRC检查
  • Cosmos集成了Sign-off工具hercules和StarRCXT在版图设计环境中,方便调用
  • Cosmos集成了被CosmosGuide 仿真管理器支持的两大仿真工具HSPICE 和Nanosim在原理图设计环境中
  • 可在Cosmos 原理图设计环境中通过probe window直接看仿真波形结果
  • Star-RCXTTM提取的寄生参数可反标到相应的版图中 (模拟/混合信号)

近期文章

  • Synopsys推进虚拟原型技术可支持系统和半导体供应链合作缔造下一代SoC
  • 展讯公司采用Synopsys的ZeBu Server硬件加速器作为其高级移动SoC的标准化开发平台
  • Socionext使用Synopsys TetraMAX II加快测试向量生成并降低测试成本
  • 2016 Synopsys SNUG China(上海站)五月隆重开幕【欢迎报名】
  • Silexica 诚邀您共同迎接多核技术挑战
  • Synopsys SIT Silicon to Software成都研讨会
  • Synopsys推出高性能嵌入式视觉处理器IP
  • Ramon 公司采用CEVA DSP 核 设计空间应用抗核辐照高性能并行处理器
  • Synopsys推出高性能嵌入式视觉处理器IP
  • 新思科技Synopsys虚拟原型设计专著发行超3000本,读者覆盖超1000家公司


上海芯桥信息技术有限公司 SiT (Shanghai) Co., LTD
沪ICP备12038304号